描述
开 本: 16开纸 张: 胶版纸包 装: 平装是否套装: 否国际标准书号ISBN: 9787302371687
内容简介
本书按照教育部高等学校电工电子基础课程教学指导委员会制订的“数字电子技术基础课程教学基本要求”编写。全书主要内容包括数制与码制、逻辑代数基础、门电路、VHDL语言基础、组合逻辑电路、触发器和可编程器件、时序逻辑电路的分析与设计、存储器、脉冲波形的产生和整形。 本书以CMOS逻辑门为主, 减少晶体管和小规模集成电路的内容, 讲述各种逻辑关系。引入可编程逻辑器件和VHDL语言的内容,把数字电路与VHDL语言描述融合在一起。在学习数字电路的同时学习VHDL语言描述方法。学习教材内容的同时引入QuartusⅡ仿真软件使学生初步掌握一种EDA软件的使用方法。 本书可作为电气工程、自动化、电子信息类、仪器仪表类等相关专业使用。也可供从事相关行业的工程技术人员参考使用。
目 录
第1章 数制与码制
内容提要
1.1 概述
1.2 数制的表示方法
1.3 十进制数与二进制数之间的转换
1.4 二进制算术运算
1.5 二进制数的反码和补码
1.6 带符号数的表示方法
1.7 十六进制数的转换及运算
1.8 码制的表示方法
本章小结
习题
第2章 逻辑代数基础
内容提要
2.1 概述
2.2 逻辑代数的3种基本运算
2.3 逻辑代数的基本公式和常用公式
2.3.1 逻辑代数的基本公式
2.3.2 逻辑代数的常用公式
2.4 逻辑函数及其表示方法
2.4.1 逻辑函数
2.4.2 逻辑函数的表示
2.5 逻辑函数的两种标准形式
2.5.1 逻辑函数的最小项和最大项
2.5.2 逻辑函数的最小项之和表达式
2.5.3 逻辑函数的最大项之积表达式
2.5.4 最小项之和与最大项之积之间的相互转换
2.6 逻辑函数的公式化简法
2.7 逻辑函数的卡诺图化简法
2.7.1 逻辑函数的卡诺图表示法
2.7.2 逻辑函数的卡诺图化简法
2.8 具有无关最小项的逻辑函数及其化简方法
本章小结
习题
第3章 门电路
内容提要
3.1 概述
3.2 CMOS逻辑电路
3.2.1 MOS晶体管的基本开关电路
3.2.2 CMOS反相器
3.2.3 CMOS与非门和或非门
3.2.4 扩展输入门
3.2.5 驱动门
3.2.6 CMOS 与-或-非门
3.3 CMOS逻辑门的电气特性
3.3.1 CMOS逻辑门的静态特性
3.3.2 HC和HCT系列
3.4 其他CMOS逻辑门
3.4.1 CMOS异或罗辑门
3.4.2 CMOS传输门
3.4.3 三态输出门
3.4.4 漏极开路输出门(OD门)
3.5 TTL门电路
3.5.1 双极型晶体管的开关特性
3.5.2 TTL反相门
3.5.3 TTL系列其他类型的逻辑门
3.6 TTL逻辑系列的电气特性
本章小结
习题
第4章 VHDL语言基础
内容提要
4.1 概述
4.1.1 EDA技术和HDL的发展
4.1.2 VHDL和Verilog HDL
4.2 VHDL程序结构
4.3 实体和结构体
4.4 用QuartusⅡ开发数字系统
4.4.1 QuartusⅡ集成环境开发软件
4.4.2 QuartusⅡ集成开发软件的特点
4.4.3 QuartusⅡ的基本开发流程
4.5 VHDL语法 Port、Mode、Type
4.6 VHDL信号的表示
4.7 VHDL程序结构语句
4.7.1 程序结构语句
4.7.2 并行语句结构
4.7.3 顺序语句
4.7.4 赋值语句
本章小结
习题
第5章 组合逻辑电路
内容提要
5.1 概述
5.2 组合逻辑电路的分析方法
5.3 组合逻辑电路的设计方法
5.4 加法器
5.4.1 半加器与全加器
5.4.2 二进制加法器
5.4.3 用VHDL实现加法器
5.5 译码器
5.5.1 二进制译码器
5.5.2 译码器应用
5.5.3 用VHDL语言设计译码器
5.6 BCD译码器和七段显示译码器
5.6.1 BCD译码器
5.6.2 BCD-7段显示译码器
5.6.3 用VHDL设计7段显示译码器
5.7 多路选择器
5.7.1 多路选择器的概念
5.7.2 MSI多路选择器
5.7.3 VHDL设计多路选择器
5.8 数值比较器
5.8.1 4位数值比较器
5.8.2 中规模(MSI)4位数值比较器
5.8.3 VHDL设计数值比较器
5.9 编码器
5.9.1 二进制编码器
5.9.2 优先编码器
5.9.3 VHDL优先编码器
本章小结
习题
第6章 触发器
内容提要
6.1 概述
6.2 SR锁存器
6.3 同步触发器
6.3.1 有使能控制端的SR锁存器
6.3.2 同步式SR触发器
6.3.3 同步式D触发器
6.4 主从式触发器
6.4.1 主从式触发器的结构
6.4.2 主从式D触发器
6.5 主从式JK触发器
6.6 边沿触发的触发器
6.6.1 边沿触发的方法
6.6.2 边沿触发的JK触发器
6.7 触发器的动态特性和时间参数
6.8 VHDL设计锁存器和触发器的库与程序包
6.8.1 库的概念及语法
6.8.2 库的分类
6.8.3 程序包
6.9 VHDL语言设计锁存器和触发器
6.9.1 SR锁存器方法
6.9.2 D锁存器设计方法
6.9.3 边沿触发的D触发器设计
6.9.4 异步置位/复位描述方法
6.9.5 同步置位/复位描述方法
6.9.6 JK触发器和T触发器的设计
本章小结
习题
第7章 时序逻辑电路的分析与设计
内容提要
7.1 概述
7.2 时序逻辑电路的分析方法
7.2.1 同步时序逻辑电路的分析
7.2.2 异步时序逻辑电路的分析
7.3 寄存器和移位寄存器
7.3.1 寄存器
7.3.2 移位寄存器
7.4 IC移位寄存器
7.4.1 74LS95B集成电路移位寄存器
7.4.2 双向移位寄存器
7.4.3 通用移位寄存器(74LS194)
7.5 寄存器与移位寄存器的VHDL设计
7.5.1 4D寄存器的VHDL设计
7.5.2 移位寄存器的VHDL设计
7.5.3 通用移位寄存器(74LS194)的VHDL设计
7.5.4 循环移位寄存器的VHDL设计
7.6 计数器
7.6.1 异步计数器
7.6.2 同步计数器
7.6.3 任意进制计数器
7.7 可逆计数器
7.7.1 减法计数器
7.7.2 同步可逆计数器
7.8 移位寄存器型计数器
7.8.1 环形计数器
7.8.2 扭环形计数器
7.8.3 移位寄存器型计数器的应用
7.9 VHDL计数器设计
7.9.1 VHDL设计二进制同步计数器
7.9.2 VHDL可逆计数器设计
7.9.3 VHDL设计具有置数、进位输出功能的同步计数器
7.10 状态机的设计
7.10.1 概述
7.10.2 状态机
7.10.3 状态机的设计方法与步骤
7.10.4 摩尔型状态机的设计
7.10.5 状态机的自启动设计
7.10.6 米利型状态机的设计
7.11 VHDL实现状态机的设计
7.11.1 摩尔型VHDL有限状态机的设计
7.11.2 米利型VHDL有限状态机设计
7.11.3 状态机的自启动VHDL设计
本章小结
习题
第8章 半导体存储器
内容提要
8.1 概述
8.2 随机存储器(RAM)
8.2.1 静态RAM
8.2.2 动态RAM(DRAM)
8.3 只读存储器(ROM)
8.3.1 掩膜只读存储器
8.3.2 可编程只读存储器(PROM和EPROM)
8.4 快闪存储器
8.5 存储器扩展及应用
8.5.1 位扩展方式
8.5.2 字扩展方式
8.6 存储器应用设计
8.6.1 ROM存储器应用的VHDL设计
8.6.2 RAM存储器应用的VHDL设计
本章小结
习题
第9章 可编程逻辑器件
内容提要
9.1 概述
9.2 基本可编程逻辑器件
9.3 通用阵列逻辑GAL
9.3.1 GAL的结构与原理
9.3.2 GAL16V8的结构及应用
9.4 HDPLD
9.4.1 阵列扩展型CPLD
9.4.2 现场可编程门阵列(FPGA)
9.5 用PLD实现数字系统
本章小结
习题
第10章 波形发生和整形电路
内容提要
10.1 概述
10.2 施密特触发器
10.3 555多谐振荡器
10.4 单稳态多谐振荡器
本章小结
习题
第11章 模数-数模转换器
内容提要
11.1 概述
11.2 D/A 转换器
11.2.1 权电阻网络D/A 转换器
11.2.2 倒T形电阻网络D/A 转换器
11.2.3 双极性输出的D/A 转换器
11.2.4 D/A 转换器的转换精度和转换速度
11.3 A/D转换器
11.3.1 逐次逼近型A/D转换器
11.3.2 积分型A/D转换器
11.3.3 A/D转换器的几个主要参数
本章小结
习题
附录A QuartusⅡ的使用方法
参考文献
内容提要
1.1 概述
1.2 数制的表示方法
1.3 十进制数与二进制数之间的转换
1.4 二进制算术运算
1.5 二进制数的反码和补码
1.6 带符号数的表示方法
1.7 十六进制数的转换及运算
1.8 码制的表示方法
本章小结
习题
第2章 逻辑代数基础
内容提要
2.1 概述
2.2 逻辑代数的3种基本运算
2.3 逻辑代数的基本公式和常用公式
2.3.1 逻辑代数的基本公式
2.3.2 逻辑代数的常用公式
2.4 逻辑函数及其表示方法
2.4.1 逻辑函数
2.4.2 逻辑函数的表示
2.5 逻辑函数的两种标准形式
2.5.1 逻辑函数的最小项和最大项
2.5.2 逻辑函数的最小项之和表达式
2.5.3 逻辑函数的最大项之积表达式
2.5.4 最小项之和与最大项之积之间的相互转换
2.6 逻辑函数的公式化简法
2.7 逻辑函数的卡诺图化简法
2.7.1 逻辑函数的卡诺图表示法
2.7.2 逻辑函数的卡诺图化简法
2.8 具有无关最小项的逻辑函数及其化简方法
本章小结
习题
第3章 门电路
内容提要
3.1 概述
3.2 CMOS逻辑电路
3.2.1 MOS晶体管的基本开关电路
3.2.2 CMOS反相器
3.2.3 CMOS与非门和或非门
3.2.4 扩展输入门
3.2.5 驱动门
3.2.6 CMOS 与-或-非门
3.3 CMOS逻辑门的电气特性
3.3.1 CMOS逻辑门的静态特性
3.3.2 HC和HCT系列
3.4 其他CMOS逻辑门
3.4.1 CMOS异或罗辑门
3.4.2 CMOS传输门
3.4.3 三态输出门
3.4.4 漏极开路输出门(OD门)
3.5 TTL门电路
3.5.1 双极型晶体管的开关特性
3.5.2 TTL反相门
3.5.3 TTL系列其他类型的逻辑门
3.6 TTL逻辑系列的电气特性
本章小结
习题
第4章 VHDL语言基础
内容提要
4.1 概述
4.1.1 EDA技术和HDL的发展
4.1.2 VHDL和Verilog HDL
4.2 VHDL程序结构
4.3 实体和结构体
4.4 用QuartusⅡ开发数字系统
4.4.1 QuartusⅡ集成环境开发软件
4.4.2 QuartusⅡ集成开发软件的特点
4.4.3 QuartusⅡ的基本开发流程
4.5 VHDL语法 Port、Mode、Type
4.6 VHDL信号的表示
4.7 VHDL程序结构语句
4.7.1 程序结构语句
4.7.2 并行语句结构
4.7.3 顺序语句
4.7.4 赋值语句
本章小结
习题
第5章 组合逻辑电路
内容提要
5.1 概述
5.2 组合逻辑电路的分析方法
5.3 组合逻辑电路的设计方法
5.4 加法器
5.4.1 半加器与全加器
5.4.2 二进制加法器
5.4.3 用VHDL实现加法器
5.5 译码器
5.5.1 二进制译码器
5.5.2 译码器应用
5.5.3 用VHDL语言设计译码器
5.6 BCD译码器和七段显示译码器
5.6.1 BCD译码器
5.6.2 BCD-7段显示译码器
5.6.3 用VHDL设计7段显示译码器
5.7 多路选择器
5.7.1 多路选择器的概念
5.7.2 MSI多路选择器
5.7.3 VHDL设计多路选择器
5.8 数值比较器
5.8.1 4位数值比较器
5.8.2 中规模(MSI)4位数值比较器
5.8.3 VHDL设计数值比较器
5.9 编码器
5.9.1 二进制编码器
5.9.2 优先编码器
5.9.3 VHDL优先编码器
本章小结
习题
第6章 触发器
内容提要
6.1 概述
6.2 SR锁存器
6.3 同步触发器
6.3.1 有使能控制端的SR锁存器
6.3.2 同步式SR触发器
6.3.3 同步式D触发器
6.4 主从式触发器
6.4.1 主从式触发器的结构
6.4.2 主从式D触发器
6.5 主从式JK触发器
6.6 边沿触发的触发器
6.6.1 边沿触发的方法
6.6.2 边沿触发的JK触发器
6.7 触发器的动态特性和时间参数
6.8 VHDL设计锁存器和触发器的库与程序包
6.8.1 库的概念及语法
6.8.2 库的分类
6.8.3 程序包
6.9 VHDL语言设计锁存器和触发器
6.9.1 SR锁存器方法
6.9.2 D锁存器设计方法
6.9.3 边沿触发的D触发器设计
6.9.4 异步置位/复位描述方法
6.9.5 同步置位/复位描述方法
6.9.6 JK触发器和T触发器的设计
本章小结
习题
第7章 时序逻辑电路的分析与设计
内容提要
7.1 概述
7.2 时序逻辑电路的分析方法
7.2.1 同步时序逻辑电路的分析
7.2.2 异步时序逻辑电路的分析
7.3 寄存器和移位寄存器
7.3.1 寄存器
7.3.2 移位寄存器
7.4 IC移位寄存器
7.4.1 74LS95B集成电路移位寄存器
7.4.2 双向移位寄存器
7.4.3 通用移位寄存器(74LS194)
7.5 寄存器与移位寄存器的VHDL设计
7.5.1 4D寄存器的VHDL设计
7.5.2 移位寄存器的VHDL设计
7.5.3 通用移位寄存器(74LS194)的VHDL设计
7.5.4 循环移位寄存器的VHDL设计
7.6 计数器
7.6.1 异步计数器
7.6.2 同步计数器
7.6.3 任意进制计数器
7.7 可逆计数器
7.7.1 减法计数器
7.7.2 同步可逆计数器
7.8 移位寄存器型计数器
7.8.1 环形计数器
7.8.2 扭环形计数器
7.8.3 移位寄存器型计数器的应用
7.9 VHDL计数器设计
7.9.1 VHDL设计二进制同步计数器
7.9.2 VHDL可逆计数器设计
7.9.3 VHDL设计具有置数、进位输出功能的同步计数器
7.10 状态机的设计
7.10.1 概述
7.10.2 状态机
7.10.3 状态机的设计方法与步骤
7.10.4 摩尔型状态机的设计
7.10.5 状态机的自启动设计
7.10.6 米利型状态机的设计
7.11 VHDL实现状态机的设计
7.11.1 摩尔型VHDL有限状态机的设计
7.11.2 米利型VHDL有限状态机设计
7.11.3 状态机的自启动VHDL设计
本章小结
习题
第8章 半导体存储器
内容提要
8.1 概述
8.2 随机存储器(RAM)
8.2.1 静态RAM
8.2.2 动态RAM(DRAM)
8.3 只读存储器(ROM)
8.3.1 掩膜只读存储器
8.3.2 可编程只读存储器(PROM和EPROM)
8.4 快闪存储器
8.5 存储器扩展及应用
8.5.1 位扩展方式
8.5.2 字扩展方式
8.6 存储器应用设计
8.6.1 ROM存储器应用的VHDL设计
8.6.2 RAM存储器应用的VHDL设计
本章小结
习题
第9章 可编程逻辑器件
内容提要
9.1 概述
9.2 基本可编程逻辑器件
9.3 通用阵列逻辑GAL
9.3.1 GAL的结构与原理
9.3.2 GAL16V8的结构及应用
9.4 HDPLD
9.4.1 阵列扩展型CPLD
9.4.2 现场可编程门阵列(FPGA)
9.5 用PLD实现数字系统
本章小结
习题
第10章 波形发生和整形电路
内容提要
10.1 概述
10.2 施密特触发器
10.3 555多谐振荡器
10.4 单稳态多谐振荡器
本章小结
习题
第11章 模数-数模转换器
内容提要
11.1 概述
11.2 D/A 转换器
11.2.1 权电阻网络D/A 转换器
11.2.2 倒T形电阻网络D/A 转换器
11.2.3 双极性输出的D/A 转换器
11.2.4 D/A 转换器的转换精度和转换速度
11.3 A/D转换器
11.3.1 逐次逼近型A/D转换器
11.3.2 积分型A/D转换器
11.3.3 A/D转换器的几个主要参数
本章小结
习题
附录A QuartusⅡ的使用方法
参考文献
评论
还没有评论。