描述
开 本: 16开纸 张: 胶版纸包 装: 平装是否套装: 否国际标准书号ISBN: 9787111537281丛书名: 国外电子与电气工程技术丛书
编辑推荐
本书特色
详细介绍组合逻辑与时序逻辑电路的经典设计技术。
强调逻辑电路的模块化设计方法,介绍一些基本的电路模块,并应用到大型电路实现中。
Verilog语言是本书必不可少的一部分内容,书中通过一种通俗易懂的方式循序渐进地介绍该语言。
着重强调在设计与实现实际电路时采用的Verilog与CAD工具。
提供大量的教学实例,揭示一种适合采用现代数字电路技术(如FPGA与CPLD等可编程逻辑器件)的良好设计方式。
详细介绍组合逻辑与时序逻辑电路的经典设计技术。
强调逻辑电路的模块化设计方法,介绍一些基本的电路模块,并应用到大型电路实现中。
Verilog语言是本书必不可少的一部分内容,书中通过一种通俗易懂的方式循序渐进地介绍该语言。
着重强调在设计与实现实际电路时采用的Verilog与CAD工具。
提供大量的教学实例,揭示一种适合采用现代数字电路技术(如FPGA与CPLD等可编程逻辑器件)的良好设计方式。
内容简介
本书第3版较第2版在内容结构上做了更新,从问题求解的角度重点介绍多种逻辑电路及其硬件描述语言Verilog实现的方法,着重于数字电路实现技术和数
字系统设计两大核心内容。主要包括:数字电路设计流程、逻辑电路基础、算术运算电路、组合电路、存储元件、同步时序电路、逻辑功能优化、异步时序电路、完
整的CAD电路设计流程以及电路测试等。本书包含了120多段Verilog示例代码,以说明如何采用Verilog语言描述不同的逻辑电路。
字系统设计两大核心内容。主要包括:数字电路设计流程、逻辑电路基础、算术运算电路、组合电路、存储元件、同步时序电路、逻辑功能优化、异步时序电路、完
整的CAD电路设计流程以及电路测试等。本书包含了120多段Verilog示例代码,以说明如何采用Verilog语言描述不同的逻辑电路。
评论
还没有评论。