描述
开 本: 16开纸 张: 胶版纸包 装: 平装是否套装: 否国际标准书号ISBN: 9787030425348
内容简介
本教材拟分为两大部分,共十章。第一部分主要是描述基本的数字电子技术知识,包括逻辑代数基础知识、逻辑门电路、组合逻辑电路、触发器和时序逻辑电路、脉冲发生器等。第二部分偏重于分析数字电子技术的应用,包括半导体存储器中的数字电路知识、微型计算机的数字电路接口、可编程逻辑器件知识、数模与模数转换电路等。在具体内容安排时,尽可能以目前技术市场上流行的典型集成电路芯片为例来描写相应内容。同时,对某一理论知识点的介绍之后,必举实例说明,以增强理论与实践的结合。
目 录
前言
第1章 逻辑代数与逻辑门电路基础
1.1 概述
1.1.1 数字电路及其特点
1.1.2 数字电路的分类
1.1.3 脉冲信号
1.2 数制和码制
1.2.1 数制
1.2.2 二进制代码
1.2.3 不同数制间的转换
1.3 逻辑代数中的基本运算
1.3.1 基本逻辑代数及运算
1.3.2 几种导出的逻辑运算
1.4 逻辑代数中的基本定律和公式
1.4.1 逻辑代数的基本公式
1.4.2 逻辑代数的基本定律
1.4.3 逻辑代数的三个重要规则
1.5 逻辑函数及其表示方法
1.5.1 逻辑函数
1.5.2 逻辑函数的表示方法
1.6 逻辑函数的化简
1.6.1 逻辑函数的公式化简
1.6.2 逻辑函数的卡诺图化简
1.7 逻辑门电路
1.7.1 TTL门电路
1.7.2 CMOS门电路
1.8 本章小结
第2章 Multisim基础入门
2.1 Multisim窗口界面
2.2 创建电路图
2.2.1 放置元件
2.2.2 给元件连线
2.2.3 为电路增加文本
2.3 给电路增加仪表
2.3.1 增加与连接仪表
2.3.2 设置仪表
2.4 仿真电路
2.5 应用Multisim 12化简逻辑函数
2.6 本章小结
第3章 组合逻辑电路
3.1 概述
3.2 组合逻辑电路的分析与设计
3.2.1 组合逻辑电路的分析方法
3.2.2 组合逻辑电路的设计方法
3.3 常用组合逻辑电路
3.3.1 全加器
3.3.2 编码器
3.3.3 译码器
3.3.4 数据选择器
3.3.5 数字比较器
3.4 组合逻辑电路中的竞争与冒险
3.5 应用Multisim 12分析组合逻辑电路
3.6 本章小结
第4章 触发器
4.1 概述
4.2 电平触发器
4.2.1 基本R—S触发器
4.2.2 电平触发R—S触发器
4.2.3 电平D触发器
4.3 边沿触发器
4.3.1 边沿触发方式
4.3.2 几种典型的边沿触发器
4.4 常用的几类集成触发器
4.4.1 集成D触发器CT74LS74
4.4.2 集成边沿J-K触发器CT74LSll2
4.5 本章小结
第5章 时序逻辑电路
5.1 概述
5.1.1 时序逻辑电路的结构模型
5.1.2 时序逻辑电路的分类
5.1.3 时序逻辑电路的描述方法
5.2 时序逻辑电路的分析
5.2.1 同步时序逻辑电路分析
5.2.2 异步时序逻辑电路分析
5.3 计数器
5.3.1 概述
5.3.2 异步计数器
5.3.3 同步计数器
5.3.4 任意N进制计数器
5.4 寄存器
5.4.1 基本存储寄存器
5.4.2 移位寄存器
5.4.3 寄存器的应用
5.5 锁存器
5.6 时序逻辑电路的应用
5.7 本章小结
第6章 脉冲波形的产生和整形
6.1 概述
6.2 施密特触发器
6.2.1 特点与电压传输特性
6.2.2 由门电路构成的施密特触发器
6.2.3 集成施密特触发器
6.2.4 施密特触发器的应用
6.3 单稳态触发器
6.3.1 单稳态触发器的基本概念
6.3.2 由CMOS门构成的微分型单稳态触发器
6.3.3 集成单稳态触发器
6.3.4 单稳态触发器的应用
6.4 多谐振荡器
6.4.1 用门电路组成多谐振荡器
6.4.2 石英晶体多谐振荡电路
6.5 555定时器及其应用
6.5.1 555定时器的电路结构与功能
6.5.2 用555定时器构成的施密特触发器
6.5.3 用555定时器构成单稳态触发器
6.5.4 用555定时器构成的多谐振荡器
6.6 应用Multisim 12分析脉冲电路
6.6.1 多谐振荡发生器
6.6.2 施密特触发器电路
6.7 本章小结
第7章 半导体存储器
7.1 概述
7.2 只读存储器
7.2.1 只读存储器的组成
7.2.2 只读存储器的工作原理
7.2.3 其他各种ROM存储单元
7.2.4 只读存储器的应用
7.3 随机存储器
7.3.1 随机存储器分类
7.3.2 随机存储器的结构和工作原理
7.3.3 SRAM
7.3.4 DRAM
7.4 存储容量的扩展
7.5 Flash Memory
7.5.1 Flash Memory的电路结构
7.5.2 Flash Memory与其他存储器的比较
第8章 现代数字逻辑器件
8.1 PLD的设计流程
8.2 CPLD的基本结构
8.3 现场可编程门阵列
8.3.1 FPGA器件的结构
8.3.2 FPGA的配置模式
8.3.3 FPGA的设计流程
8.4 FPGA和CPLD的开发应用选择
8.5 硬件描述语言VHDL
8.5.1 语言特点与设计流程
8.5.2 VHDL程序基本结构
8.6 本章小结
第9章 数—模和模—数转换
9.1 概述
9.2 DAC
9.2.1 DAC的基本概念
9.2.2 DAC的电路形式及工作原理
9.2.3 DAC集成芯片
9.3 ADC
9.3.1 ADC基本原理
9.3.2 ADC的类型
9.3.3 常用的集成ADC
9.4 本章小结
第1章 逻辑代数与逻辑门电路基础
1.1 概述
1.1.1 数字电路及其特点
1.1.2 数字电路的分类
1.1.3 脉冲信号
1.2 数制和码制
1.2.1 数制
1.2.2 二进制代码
1.2.3 不同数制间的转换
1.3 逻辑代数中的基本运算
1.3.1 基本逻辑代数及运算
1.3.2 几种导出的逻辑运算
1.4 逻辑代数中的基本定律和公式
1.4.1 逻辑代数的基本公式
1.4.2 逻辑代数的基本定律
1.4.3 逻辑代数的三个重要规则
1.5 逻辑函数及其表示方法
1.5.1 逻辑函数
1.5.2 逻辑函数的表示方法
1.6 逻辑函数的化简
1.6.1 逻辑函数的公式化简
1.6.2 逻辑函数的卡诺图化简
1.7 逻辑门电路
1.7.1 TTL门电路
1.7.2 CMOS门电路
1.8 本章小结
第2章 Multisim基础入门
2.1 Multisim窗口界面
2.2 创建电路图
2.2.1 放置元件
2.2.2 给元件连线
2.2.3 为电路增加文本
2.3 给电路增加仪表
2.3.1 增加与连接仪表
2.3.2 设置仪表
2.4 仿真电路
2.5 应用Multisim 12化简逻辑函数
2.6 本章小结
第3章 组合逻辑电路
3.1 概述
3.2 组合逻辑电路的分析与设计
3.2.1 组合逻辑电路的分析方法
3.2.2 组合逻辑电路的设计方法
3.3 常用组合逻辑电路
3.3.1 全加器
3.3.2 编码器
3.3.3 译码器
3.3.4 数据选择器
3.3.5 数字比较器
3.4 组合逻辑电路中的竞争与冒险
3.5 应用Multisim 12分析组合逻辑电路
3.6 本章小结
第4章 触发器
4.1 概述
4.2 电平触发器
4.2.1 基本R—S触发器
4.2.2 电平触发R—S触发器
4.2.3 电平D触发器
4.3 边沿触发器
4.3.1 边沿触发方式
4.3.2 几种典型的边沿触发器
4.4 常用的几类集成触发器
4.4.1 集成D触发器CT74LS74
4.4.2 集成边沿J-K触发器CT74LSll2
4.5 本章小结
第5章 时序逻辑电路
5.1 概述
5.1.1 时序逻辑电路的结构模型
5.1.2 时序逻辑电路的分类
5.1.3 时序逻辑电路的描述方法
5.2 时序逻辑电路的分析
5.2.1 同步时序逻辑电路分析
5.2.2 异步时序逻辑电路分析
5.3 计数器
5.3.1 概述
5.3.2 异步计数器
5.3.3 同步计数器
5.3.4 任意N进制计数器
5.4 寄存器
5.4.1 基本存储寄存器
5.4.2 移位寄存器
5.4.3 寄存器的应用
5.5 锁存器
5.6 时序逻辑电路的应用
5.7 本章小结
第6章 脉冲波形的产生和整形
6.1 概述
6.2 施密特触发器
6.2.1 特点与电压传输特性
6.2.2 由门电路构成的施密特触发器
6.2.3 集成施密特触发器
6.2.4 施密特触发器的应用
6.3 单稳态触发器
6.3.1 单稳态触发器的基本概念
6.3.2 由CMOS门构成的微分型单稳态触发器
6.3.3 集成单稳态触发器
6.3.4 单稳态触发器的应用
6.4 多谐振荡器
6.4.1 用门电路组成多谐振荡器
6.4.2 石英晶体多谐振荡电路
6.5 555定时器及其应用
6.5.1 555定时器的电路结构与功能
6.5.2 用555定时器构成的施密特触发器
6.5.3 用555定时器构成单稳态触发器
6.5.4 用555定时器构成的多谐振荡器
6.6 应用Multisim 12分析脉冲电路
6.6.1 多谐振荡发生器
6.6.2 施密特触发器电路
6.7 本章小结
第7章 半导体存储器
7.1 概述
7.2 只读存储器
7.2.1 只读存储器的组成
7.2.2 只读存储器的工作原理
7.2.3 其他各种ROM存储单元
7.2.4 只读存储器的应用
7.3 随机存储器
7.3.1 随机存储器分类
7.3.2 随机存储器的结构和工作原理
7.3.3 SRAM
7.3.4 DRAM
7.4 存储容量的扩展
7.5 Flash Memory
7.5.1 Flash Memory的电路结构
7.5.2 Flash Memory与其他存储器的比较
第8章 现代数字逻辑器件
8.1 PLD的设计流程
8.2 CPLD的基本结构
8.3 现场可编程门阵列
8.3.1 FPGA器件的结构
8.3.2 FPGA的配置模式
8.3.3 FPGA的设计流程
8.4 FPGA和CPLD的开发应用选择
8.5 硬件描述语言VHDL
8.5.1 语言特点与设计流程
8.5.2 VHDL程序基本结构
8.6 本章小结
第9章 数—模和模—数转换
9.1 概述
9.2 DAC
9.2.1 DAC的基本概念
9.2.2 DAC的电路形式及工作原理
9.2.3 DAC集成芯片
9.3 ADC
9.3.1 ADC基本原理
9.3.2 ADC的类型
9.3.3 常用的集成ADC
9.4 本章小结
评论
还没有评论。